博客
关于我
强烈建议你试试无所不能的chatGPT,快点击我
使用Verilog实现FPGA计数器功能
阅读量:6045 次
发布时间:2019-06-20

本文共 2084 字,大约阅读时间需要 6 分钟。

本人地大14级师兄,如果有学弟学妹搜到这个评论一个呗!

一、设计要求

编写VerilogHDL程序,实现如下功能:

利用开发板上的数码显示译码器设计一个十进制计数器,要求该计数器具有以下功能:

1.计数范围为0-20,计算到20时自动清零,计数间隔时间为1s

2.具有按键异步/同步清零功能;

 

二、设计思路

1. 用一个时钟脉冲,分出两个频率,一个为计数频率,一个为扫描频率。

2. 利用计数频率,模拟出一秒的跳变时间,再对其进行时间计数。

3. 用除法及取余数将时间计数分成十位和个位。

4. 动态扫描数码管,先位选再段选,把对应位的数字赋给对应位数码管显示。

5. 开辟按键寄存器变量,按下后时间计数清零。

 

三、Verilog代码及说明

 

module Counter(clk,key,rst,dig,seg);input clk;input rst;input key;output[7:0]	dig;						  output[7:0] seg;reg clk_1s;	//1s计数时钟信号reg clk_1ms;//1ms扫描时钟信号reg key_r;		//按键输入寄存器变量reg cntclk;		//动态扫描计数变量,根据此变量的值来选通位码和显示值reg[3:0] unit; //个位数reg[3:0] decade;  //十位数reg[7:0] seg_r;//段码reg[7:0] dig_r;//位码reg[3:0] disp_dat;			reg[36:0] cnt_1s;//1Hz分频信号计数值reg[20:0] cnt_1ms;//1kHz分频信号计数值reg[4:0] cnt;//计数器计数值assign dig = dig_r;assign seg = seg_r;always @(posedge clk)		//分频begin  if(cnt_1s >=25000000) begin   cnt_1s <= 1'b0;  clk_1s = ~clk_1s;  end  else cnt_1s <= cnt_1s + 1'b1;	//计数分频  	if(cnt_1ms >= 50000)  begin	  cnt_1ms <= 1'b0;	clk_1k = ~clk_1k;	end	else cnt_1ms <= cnt_1ms + 1'b1;	//扫描分频endalways @(posedge clk_1s or negedge rst)		//计数begin	key_r <= key;	if(!rst) 	cnt <= 0;			else 		begin 		if(!key)  cnt <= 5'd8;		//是否按键清零		else if(cnt >= 5'd20) cnt <= 1'b0;		//是否到时间		else cnt <= cnt + 1'b1;		//计数加1		endendalways @(posedge clk_1s or negedge rst) 		//赋值begin	if(!rst)		begin		unit <= 4'd0;		decade <= 4'd0;		end	//位数清零	else	begin		unit <= cnt % 10;	decade <= cnt / 10;		end	//位数赋值endalways @(posedge clk_1ms)		//选择扫描begin	cntclk = cntclk + 1'b1;	case(cntclk)	1'b0: dig_r <= 8'b10111111;	//位选	1'b1: dig_r <= 8'b01111111;	default: dig_r <= 8'b11111111;	endcase	case(cntclk)	1'b0:disp_dat <= unit;	1'b1:disp_dat <= decade;	default:disp_dat = 4'h0;	endcaseendalways @(disp_dat)begin	case(disp_dat)						 //段译码    		4'h0:seg_r = 8'hc0;				//显示0		4'h1:seg_r = 8'hf9;				//显示1		4'h2:seg_r = 8'ha4;				//显示2		4'h3:seg_r = 8'hb0;				//显示3		4'h4:seg_r = 8'h99;				//显示4		4'h5:seg_r = 8'h92;				//显示5		4'h6:seg_r = 8'h82;				//显示6		4'h7:seg_r = 8'hf8;				//显示7		4'h8:seg_r = 8'h80;				//显示8		4'h9:seg_r = 8'h90;				//显示9		default:seg_r = 8'hc0;		//显示0	endcaseendendmodule

转载地址:http://otiex.baihongyu.com/

你可能感兴趣的文章
Dungeon Master ZOJ 1940【优先队列+广搜】
查看>>
Delphi 中的 XMLDocument 类详解(5) - 获取元素内容
查看>>
2013年7月12日“修复 Migration 测试发现的 Bug”
查看>>
学习vue中遇到的报错,特此记录下来
查看>>
CentOS7 编译安装 Mariadb
查看>>
jstl格式化时间
查看>>
一则关于运算符的小例
查看>>
cronexpression 详解
查看>>
一周小程序学习 第1天
查看>>
小孩的linux
查看>>
JavaScript History对象
查看>>
在 Windows 下安装 Oracle 11g XE (Express Edition)
查看>>
ListView优化
查看>>
【原创】 PostgreSQL 实现MySQL 的auto_increment 字段
查看>>
vs2015添加vc助手
查看>>
检测点1.1
查看>>
android--------阿里 AndFix 热修复
查看>>
control.add()
查看>>
Sublime text3中配置Github
查看>>
Asp.net,C# 加密解密字符串
查看>>